39 أسئلة وأجوبة حول مقابلة VLSI و VHDL و Verilog


أسئلة مقابلة VLSI و VHDL و Verilog

1. أعط المصطلح الكامل لـ VHDL.

  1. لغة عالية الوضوح للغاية
  2. لغة وصف الأجهزة عالية السرعة التكامل
  3. لغة وصف عالية جدًا
  4. لغة وصف أجهزة القياس عالية السرعة

الجواب: 2) لغة وصف أجهزة التكامل عالية السرعة

للحصول على دروس VHDL الأساسية ، اضغط هنا!

2. ما هو عدد الترانزستورات ذات التأثير المغطى بأكسيد المعدن اللازمة لإنشاء بوابة NOR ذات أكسيد معدني ثنائي التكميلي تحتوي على مدخلين؟

  1. 5 وحدات موسفيت
  2. 6 وحدات موسفيت
  3. 7 وحدات موسفيت
  4. 8 وحدات موسفيت

الجواب: 3) 7 وحدات ترانزيستور

"كيف يتم تصميم بوابة المنطق في VLSI؟" أوجد الإجابة هنا!

3. ما هو تأثير "التأخير" في حالة زيادة جهد مصدر الطاقة؟

  1. الزيادات
  2. انخفاض
  3. بقي على حاله
  4. التأخير لا علاقة له بمصدر الطاقة.

الجواب: 2) النقصان

4. ما هو صحيح حول تصميم VLSI؟

  1. VLSI هي عملية متسلسلة لها حلقات تغذية مرتدة.
  2. VLSI هي عملية موازية ليس لها حلقات تغذية مرتدة.
  3. VLSI هي عملية متسلسلة ومتوازية لها حلقات تغذية مرتدة.
  4. VLSI هي عملية متسلسلة لا تحتوي على حلقات تغذية مرتدة.

الجواب: 3) VLSI هي عملية متسلسلة ومتوازية لها حلقات تغذية مرتدة.

لمزيد من التفاصيل حول أسئلة مقابلة Verilog وموضوع آخر مثل VLSI Design ، افحص هذا!

5. ما فائدة أدوات CAD في تصميم VLSI؟

  1. يقوم بأتمتة تصميم VLSI.
  2. يقلل من وقت دورة التصميم.
  3. يقلل من فرصة الأخطاء.
  4. كل ما ورداعلاه.

الجواب: 4) كل ما سبق.

6. ما هو نوع المنتج الأكثر ملاءمة للتصميم القائم على FPGA؟

  1. تطوير المنتجات على نطاق واسع.
  2. تطبيقات عالية السرعة.
  3. تطوير النموذج الأولي.
  4. تطبيقات الطاقة المنخفضة.

الجواب: 3) تطوير النموذج الأولي.

ما هو فيريلوج؟ ما هو نظام فيريلوج؟ وأسئلة وأجوبة مقابلة Verilog الأخرى هنا!

7. ما هي العلاقة بين تأخير الربط وتأخر البوابة؟

  1. العلاقة تعتمد على التكنولوجيا.
  2. دائمًا ما يكون تأخير البوابة أكثر من تأخير الاتصال البيني.
  3. دائمًا ما يكون تأخير الاتصال البيني أكثر من تأخير البوابة.
  4. هم نفس الشيء.

الجواب: 1) العلاقة تعتمد على التكنولوجيا.

8. الدولة صح أم خطأ

بيان: بالنسبة إلى المخطط Y ، تزداد تفاصيل معلومات التصميم عند الانتقال من المركز إلى المحيط.

  1. صواب
  2. خطأ

الجواب: (2). خطأ شنيع

9. لماذا يفضل جهاز قناة قصيرة؟

  1. إنه أسهل في التصنيع.
  2. لديها استهلاك أقل للطاقة.
  3. لها سرعة عالية.
  4. لديها خصائص إخراج أفضل.

الجواب: 3) لديها سرعة عالية.

10. أين عملية العتبة الفرعية لـ MOSFET تجد التطبيقات؟

  1. الذكريات.
  2. الأجهزة الموصولة بالشحن.
  3. التطبيقات الطبية الحيوية.
  4. لا شيء مما سبق.

الجواب: 3) تطبيقات الطب الحيوي.

جعل الخاص بك الأول VHDL مشروع!

اضغط هنا!

VLSI ، VHDL ، أسئلة مقابلة فيريلوج ، صورة - 1

11. ما هي العلاقة بين مقاومة ON لل MOSFET والبوابة بجهد المصدر (Vgs)؟

  1. تزيد مقاومة ON خطيًا مع Vgs.
  2. مقاومة ON تتناقص خطيًا مع Vgs.
  3. تزيد مقاومة ON أسيًا مع Vgs.
  4. مقاومة ON غير خطية تتناقص مع Vgs.

الجواب: 4) مقاومة ON غير خطية تتناقص مع Vgs.

12. ما هو جهد عتبة EMOSFET؟

  1. يساوي 0 V.
  2. أقل من 0 فولت.
  3. أكبر من 0 فولت.
  4. لا شيء مما سبق.

الجواب: 3) أكبر من 0 فولت.

13. ابحث عن الشخص الغريب.

  1. تعديل طول القناة
  2. توصيل العتبة الفرعية
  3. تأثير الناقل الساخن.
  4. تأثير الجسم

الجواب: 4) تأثير الجسم. (جميع الخيارات الأخرى 2nd تأثير الطلب).

14. كيف تتغير كثافة المنشطات لتحجيم الجهد الثابت؟

  1. يزيد بمعامل s
  2. يزيد بمعامل s2.
  3. ينقص بعامل ل s.
  4. ينقص بمعامل لـ s2.

الجواب: 2) يزيد بمعامل s2.

15. كيف يحدث تبديد الطاقة للقياس الكامل؟

  1. يزيد بمعامل s
  2. يزيد بمعامل s2.
  3. ينقص بعامل ل s.
  4. ينقص بمعامل لـ s2.

الجواب: 3) ينقص بمعامل s2.

16. كيف يحدث تبديد الطاقة لتحجيم الجهد الثابت؟

  1. يزيد بمعامل s
  2. يزيد بمعامل s2.
  3. ينقص بعامل ل s.
  4. ينقص بمعامل لـ s2.

الجواب: 1) يزيد بمعامل s.

17. ما هي الميزة الرئيسية لاستنفاد العاكس NMOSFET على تحميل EMOSFET؟

  1. أقل تبديد للطاقة
  2. عملية تصنيع أسهل
  3. انتقالات أكثر حدة في Vtc وهوامش ضوضاء أفضل.
  4. لا شيء مما سبق.

الجواب: 3) انتقالات أكثر حدة وضوضاء أفضل.

18. لماذا يتم استخدام البولي سيليكون للبوابة في MOSFET؟

  1. لأنها شبه معدنية.
  2. لأنه يحتوي على شعرية مطابقة مع السيليكون
  3. لأنه من الأسهل تصنيعها.
  4. لا شيء مما سبق.

الجواب: 2) لأنه يحتوي على شعرية مطابقة مع السيليكون.

19. الدولة صح أم خطأ

بيان: في القياس الكامل ، يكون حجم المجال الكهربائي ثابتًا.

  1. صواب
  2. خطأ

حل: (1). صحيح

20. أي من العبارات المقدمة صحيحة فيما يتعلق بعاكس MOSFET؟

  1. يلزم وجود PMOSFET ومقاوم واحد لتنفيذ محول MOSFET.
  2. هناك حاجة إلى NMOSFET واحد ومقاوم واحد لتنفيذ محول MOSFET.
  3. اثنين من PMOSFETs.
  4. اثنان NMOSFETs.

الجواب: 2) هناك حاجة إلى NMOSFET واحد ومقاوم واحد لتنفيذ محول MOSFET.

قم ببناء مشروعك الأول من Verilog!

انقر هنا!

VLSI ، VHDL ، أسئلة مقابلة فيريلوج ، صورة - 2

21. على أي عوامل يعتمد تبديد الطاقة لعاكس CMOS؟

  1. الجهد الموفر.
  2. عرض قناة NMOSFET.
  3. عرض قناة PMOSFET.
  4. كل ما ورداعلاه.

الجواب: 1) الجهد الموفر

22. الدولة صح أم خطأ

بيان: تعمل ترانزستورات PMOS كشبكة سحب في عاكس CMOS.

  1. صواب
  2. خطأ

حل: (1). صحيح

23. أي من التأثيرات التالية ليس له مساهمة في انحراف الوضع المثالي لدائرة المرآة الحالية؟

  1. تأثيرات DIBL.
  2. عتبة الإزاحة بين اثنين من الترانزستورات
  3. تعديل طول القناة
  4. مطابقة هندسية غير كاملة.

الجواب: 1) تأثيرات DIBL.

24. ماذا تحتوي مكتبة الخلايا ASIC؟

  1. التخطيط المادي للخلايا
  2. نموذج التوجيه للخلايا
  3. نموذج توقيت الخلايا
  4. كل ما ورداعلاه.

الجواب: 1) التخطيط المادي للخلايا.

25. لماذا يحدث أقل تأخير انتشار من خلال البوابة؟

  1. بسبب - الترانزستور القوي ، وارتفاع درجة الحرارة ، والجهد العالي.
  2. بسبب - قوي الترانزستور، درجة حرارة منخفضة ، جهد عالي.
  3. بسبب - الترانزستور الضعيف ، وارتفاع درجة الحرارة ، والجهد العالي.
  4. بسبب - الترانزستور الضعيف ، درجة الحرارة المنخفضة ، الجهد المنخفض.

الجواب: 3) بسبب - الترانزستور الضعيف ، وارتفاع درجة الحرارة ، والجهد العالي.

26. أي مما يلي ينطبق على تصميم منطق VLSI؟

  1. يقلل VLSI المنطقة والتأخير
  2. يقلل VLSI المنطقة على حساب التأخير
  3. يزيد VLSI السرعة عن طريق تقليل المنطقة
  4. يقلل VLSI التأخير عن طريق تقليل المنطقة

الجواب: 2) يقلل VLSI المنطقة على حساب التأخير.

27. ما هو صعب ماكرو؟

  1. كتلة مرنة
  2. كتلة ثابتة
  3. كتلة مرنة مع نسبة أبعاد ثابتة
  4. كتلة مرنة مع نسبة عرض إلى ارتفاع مرنة

الجواب: 2) الكتلة الثابتة

28. الدولة صح أم خطأ

بيان: الشكل الكامل لـ SPICE هو - برنامج محاكاة مع التركيز على الدوائر المتكاملة.

  1. صواب
  2. خطأ

حل: (1). صحيح

29. ما هي الدائرة المكافئة لمقارن CMOS؟

  1. CMOS OPAMP غير معوض.
  2. OPAMP CMOS المعوض.
  3. CMOS OPAMP معوض جزئيًا.
  4. لا شيء مما سبق هو الصحيح.

الجواب: 1) CMOS OPAMP غير معوض.

30. ما هي العلاقة بين المقاومة المكافئة لمكثف مبدّل وتردد الساعة؟

  1. المقاومة تتناسب مع تردد الساعة.
  2. المقاومة تتناسب عكسيا مع تردد الساعة.
  3. المقاومة تتناسب مع مربع تردد الساعة.
  4. المقاومة تتناسب عكسيا مع مربع تردد الساعة.

الجواب: 2) المقاومة تتناسب عكسيا مع تردد الساعة.

30 أسئلة مقابلة VLSI الأكثر أهمية والأكثر شيوعًا! اضغط هنا!

VLSI ، VHDL ، أسئلة مقابلة فيريلوج ، صورة - 3

31. ما هي العلاقة بين المقاومة المكافئة لمكثف مبدّل والسعة؟

  1. المقاومة تتناسب مع السعة.
  2. المقاومة تتناسب عكسيا مع السعة.
  3. المقاومة متناسبة مع مربع السعة.
  4. المقاومة تتناسب عكسيا مع مربع السعة.

الجواب: 2) المقاومة تتناسب عكسياً مع السعة.

32. ما هو شرط للسيطرة عن طريق انتشار التيار؟

  1. انعكاس قوي
  2. انعكاس ضعيف
  3. كلا الانعكاس القوي والضعيف.
  4. لا يمكن تحديدها.

الجواب: 2) ضعف الانقلاب.

33. ما هو شرط للسيطرة على تيار الانجراف؟

  1. انعكاس قوي
  2. انعكاس ضعيف
  3. كلا الانعكاس القوي والضعيف.
  4. لا يمكن تحديدها.

الجواب: 1) انعكاس قوي.

34. الدولة صح أم خطأ

بيان: في المرآة الحالية لـ cascode ، تزداد مقاومة الخرج.

  1. صواب
  2. خطأ

حل: (1). صحيح

35. الدولة صح أم خطأ

بيان: يمكن استخدام دارة المرآة الحالية كمضخم للتيار عن طريق زيادة نسب (W / L) للمرايا و MOSFET المصدر

  1. صواب
  2. خطأ

حل: (1). صحيح

36. ما هي اتصالات NMOS في PDN ، التي تساعد على تحقيق مصطلحات AND؟

  1. اتصال تتالي
  2. الوصلات المضادة المتوازية
  3. سلسلة اتصالات
  4. اتصالات متوازية

الجواب: 3) سلسلة اتصالات

37. أي نوع من الترانزستور يمكنه تمرير القيمة المنطقية العالية تمامًا ، ولكن ليس القيمة المنطقية المنخفضة؟

  1. NMOSFET
  2. بموسفيت
  3. CMOS
  4. لا شيء مما بالأعلى

الجواب: 2) PMOSFET

38. ما هو أقل عدد من الترانزستورات اللازمة لتصميم بوابة XOR؟

  1. ثلاث⁧⁩
  2. أربعة
  3. خمسة
  4. ستة

الجواب: 4) ستة

39. ما هو نوع التصميم المنطقي الذي يوفر الحد الأدنى من تأخير الانتشار؟

  1. المنطق المقترن باعث
  2. منطق الترانزستور الترانزستور
  3. سجل منطق الترانزستور
  4. منطق الصمام الثنائي الترانزستور

الجواب: 1) المنطق المزدوج الباعث

40. الدولة صح أم خطأ

بيان: يعمل منطق CMOS الديناميكي باستخدام نبضتين غير متداخلة على مدار الساعة.

  1. صواب
  2. خطأ

حل: (2). خطأ شنيع.

لمزيد من الأسئلة المتعلقة بموضوع VLSI وأسئلة مقابلة Verilog اضغط هنا

سوديبتا روي

أنا متحمس للإلكترونيات ومكرس حاليًا في مجال الإلكترونيات والاتصالات. لدي اهتمام كبير باستكشاف التقنيات الحديثة مثل الذكاء الاصطناعي والتعلم الآلي. كتاباتي مكرسة لتوفير بيانات دقيقة ومحدثة لجميع المتعلمين. مساعدة شخص ما في اكتساب المعرفة تمنحني متعة كبيرة. دعنا نتواصل من خلال LinkedIn - https://www.linkedin.com/in/sr-sudipta/

آخر المقالات